Lógica reconfigurável por hardware

Slides:



Advertisements
Apresentações semelhantes
Virtex-II Pro X Platform FPGA
Advertisements

Sistemas Digitais Projeto RTL – Unidade de Controle
Noções de Sistemas Operacionais
1º workshop TELESAL 23/11/07 Sistema de monitorização e controlo baseado em IEEE /ZigBee e TCP/GPRS. Financiado por: Sistema de Monitoria.
ChipScope Pro O que é? - Analisador de sinais internos a um FPGA
Pontifícia Universidade Católica do Rio Grande do Sul Faculdade de Informática Programa de Pós-Graduação em Ciência da Computação Xilinx ChipScope Pro.
Sistemas Digitais Projeto RTL – Unidade de Execução
Unidades de Execução e de Controle Sistemas Digitais.
Maurício Edgar Stivanello
Lógica reconfigurável por hardware
Algoritmos e Estruturas de Dados Eng. Elétrica – CEFETES Prof. MSc. Luis Eduardo 2006/2.
Laboratório de Sistemas Integráveis
Altera NIOS II: uma breve introdução
Sistemas Operacionais
UTFPR – Prof. Carlos Raimundo Erig Lima. .….… STD_LOGIC (equivalente ao BIT) STD_LOGIC_VECTOR (equivalente ao BIT_VECTOR)
UTFPR – Prof. Carlos Raimundo Erig Lima. Smart compilation – permite que o Quartus II não execute etapas desnecessárias da compilação. Incremental.
Lógica reconfigurável por hardware
Lógica reconfigurável por hardware
Lógica reconfigurável por hardware
Pontifícia Universidade Católica do Rio Grande do Sul Faculdade de Informática Programa de Pós-Graduação em Ciência da Computação PUCRS-FACIN-PPGCC
Usando ChipScope Alexandre Amory
ANÁLISE DE UM SISTEMA MULTI-ELETRODOS EM PROCESSOS ELETROQUÍMICOS Vinicius Flores Resumo A utilização de multi-eletrodos no estudo de processos eletroquímicos.
INTERFACE HOMEM-MÁQUINA
BD.
UTFPR – Prof. Carlos Raimundo Erig Lima.  Circuitos compostos por lógica seqüencial e por lógica com binacional.  Baseados em flip-flops sincronizados.
Introdução a Linguagens de Programação
SISTEMA OPERACIONAL DE CÓDIGO ABERTO (LINUX) Prof. Glauber Alexandre.
BD.
A melhor forma de seu Painel de Alarme estar na Internet.
Prof. Luciano R. Coutinho © 2001,02,07
Universidade Federal de São Carlos – Campus Sorocaba
MO801 - Tópicos em Arquitetura e Hardware Michele Tamberlini 05/2006
Avalon Bus, NIOS II, SOPC Builder
Vânia Maria P. Vidal, José Maria Monteiro, Luís Eufrasio T. Neto
LINUX. GRUB Trata-se de um gerenciador de boot desenvolvido inicialmente por Erich Stefan Boleyn, disponibilizado como software GNU. Entre seus principais.
Verificação Baseada em Simulação MO801/MC912. Ambiente Completo Testbench –Todo código utilizado para criar, observar e verificar características do circuito.
Medidor Eletrônico de Insumos
SNAPSHOT PADRÃO DE PROJETO.
SISTEMAS DISTRIBUIDOS Aula 4
Sistemas Operacionais
SISTEMAS OPERACIONAIS I
Top Systems Alexandre Kourbatov. 2 T-FLEX é o sistema CAD/CAPP/CAM/CAE/PDM integrado paramétrico que permite fazer preparação construtiva e tecnológica.
Banco de Dados Aplicado ao Desenvolvimento de Software
Campus de Caraguatatuba Aula 2: Introdução a Tecnologia de BD
Introdução a Banco de Dados Aula 04
UMA SOLUÇÃO PARA CAPTURA, COMPRESSÃO E TRANSMISSÃO DE IMAGENS UTILIZANDO JPEG2000 EM UM SISTEMA EMBARCADO Orientador: Prof. Dr. Carlos Miguel Tobar Toledo.
Introdução O que se espera de um sistema de computação?
Gerenciamento de redes Prof. Rafael Guimarães, PhD
S ISTEMAS OPERACIONAIS PROCESSOS Horácio Ribeiro.
Prof. Celso Cardoso Neto. Conhecer os aspectos básicos relacionados ao conjunto de três entidades: o HOMEM (“ser humano”), a MÁQUINA (“o computador”)
I NSTRUMENTATION T OOLS (INSTOOLS) Raphael Dourado.
Projeto da Disciplina de Jogos Equipe: Dante TorresDiego Linhares Fabiano RolimPablo Sampaio Forromendor BreedClash.
Clique para adicionar texto NetGamesNRT Leonardo de Souza Brasil Orientador: Ricardo Pereira e Silva, Dr Modelagem do framework Netgames.
Engenharia de Sistemas Embarcados Aula 7: Analisador Lógico.
Integrated Synthesis Environment (ISE) - Tutorial por José Carlos Sant’Anna Palma Programa de Pós-Graduação em Ciência da Computação.
A música e a voz A música e a voz © 2001 Wilson de Pádua Paula Filho.
Engenharia de Sistemas Embarcados Aula 5: Um Conjunto Básico de Ferramentas.
Sistemas Operacionais
UNIESP – Sistemas de Informação Práticas de Formação I Aula 10 Prof. Carlos Alberto Seixas.
Arquitetura de Microcomputadores
Arquitetura de computadores
Sistemas Operacionais Prof. Tales Cabral 1º Módulo Colégio da Imaculada Curso Técnico em Informática.
COMPUTAÇÃO MÓVEL Prof.: Jean Carlo Mendes
Informática - 3º Bimestre Grupo: Ana Carolina, Gabriela, Milena e Pedro Turma: 21EM – Téc. Informática Profª.: Carla Teixeira FABEL Gerenciamento.
Microcontroladores.
INPE / CAP-315 Airam J. Preto, Celso L. Mendes Aula 33 (1) Análise de Desempenho em Programas Paralelos Tópicos: Introdução Aquisição de Dados.
Modelos de dados.
Banco de dados – na prática Prof Jean Carlo Mendes Maio/2016 Unipac Lafaiete.
Matheus Stigger FreeRTOS. Introdução Criado em 2000 por Richard Barry; Mantido hoje pela Real Time Engineers Ltd; É o RTOS de código aberto mais utilizado.
Modelagem de Banco de Dados: Conceitos
Transcrição da apresentação:

Lógica reconfigurável por hardware UTFPR – Prof. Carlos Raimundo Erig Lima Lógica reconfigurável por hardware

Introdução ao quartus II SIGNALTAP II – ANALISADOR LÓGICO EMBARCADO

SIGNALTAP II O SignalTap II é uma ferramenta que captura e apresenta em tempo real qualquer sinal em um projeto de FPGA Altera

SIGNALTAP II - FUNCIONALIDADES Múltiplos Analisadores Lógicos em um mesmo dispositivo: permite a captura de dados de diferentes domínios de clock ao mesmo tempo, usando uma única interface JTAG. Suporte de Plug-in para facilitar associação com nós, sinais de trigger e mnemônicos de IP, a exemplo do NIOS II. Cada instância de Analisador Lógico permite até dez eventos de trigger. Possui uma série de comandos complexos para captura de dados pelo Analisador, facilitando a isolação de um problema. Ferramenta Gráfica baseada em estados de trigger permite a melhor organização dos eventos de captura.

SIGNALTAP II - FUNCIONALIDADES Permite o uso de compilação incremental para poupar tempo em novas compilações. Modos flexíveis de aquisição de dados nos buffers de aquisição. Apenas dados relevantes são armazenados. Integração com MATLAB. Até 1024 canais em cada analisador. Até 128K samples em cada analisador. Uma ferramenta de estimação de recursos permite estimar o consumo de elementos lógicos e memória pelo SignalTap.

SIGNALTAP II - FLUXO

SIGNALTAP II FLUXO

Adicionando o signaltap ii ao projeto: Devido ao fato do SignalTap II ser uma lógica implementada e adicionada ao projeto principal, o mesmo deve ser tratado com um arquivo de projeto. Há duas maneiras de se adicionar o SignalTap II ao projeto:   1 - Criando um arquivo *.stp e usando o SignalTap II Editor para configurar detalhes do analisador. 2 - Criando e configurando o arquivo *.stp com o MegaWizard Plug-In Manager e relacionado-o como uma instância do projeto principal.

Adicionando o signaltap ii ao projeto: Devido ao fato do SignalTap II ser uma lógica implementada e adicionada ao projeto principal, o mesmo deve ser tratado com um arquivo de projeto. Há duas maneiras de se adicionar o SignalTap II ao projeto:   1 - Criando um arquivo *.stp e usando o SignalTap II Editor para configurar detalhes do analisador. 2 - Criando e configurando o arquivo *.stp com o MegaWizard Plug-In Manager e relacionado-o como uma instância do projeto principal.

Adicionando o signaltap ii ao projeto:

Adicionando o signaltap ii ao projeto: