A apresentação está carregando. Por favor, espere

A apresentação está carregando. Por favor, espere

Redes de alta velocidade Aula 5: PDH. Hierarquia de Multiplexagem PDH Para multiplexar um maior número de canais Recorre-se à hierarquização de estágios.

Apresentações semelhantes


Apresentação em tema: "Redes de alta velocidade Aula 5: PDH. Hierarquia de Multiplexagem PDH Para multiplexar um maior número de canais Recorre-se à hierarquização de estágios."— Transcrição da apresentação:

1 Redes de alta velocidade Aula 5: PDH

2 Hierarquia de Multiplexagem PDH Para multiplexar um maior número de canais Recorre-se à hierarquização de estágios de multiplexagem sucessivos Ritmo agregado mais elevado

3 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Do Grego Plésios (quase) e Kronos (tempo) Tecnologia desenvolvida nas décadas de 60 e 70 Objetivos: Aumentar o número de canais transmitidos nos cabos com transmissão PCM

4 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Multiplexação Plesiócrona: Multiplexação no tempo, de sinais com mesma freguência nominal, mas com relógios (clock) independentes. A multiplexação é realizada por bit Bits de justificação: Como a taxa de bits pode ser ligeiramente diferentes, para se agrupar vários canais as taxas deve ser uniformizadas.

5 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Características: Padronização parcial (interfaces de linha não padronizadas) Aplicação ponto a ponto Dificuldades para inserção e derivação de tributários. Pouca capacidade de gerência Três hierarquias: européia, americana e japonesa. Multiplexação a partir de E1 (por bits e não por bytes)

6 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona

7 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona

8 Exemplo de Multiplexagem PDH Europeia

9 Hierarquia de multiplexagem PDH

10 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Características PDH Brasil: Utiliza estrutura padronizada européia até o quarto nível, o quinto nível não é padronizado (565 Mbit/s) As interfaces elétrica são padronizadas até o quarto nível As interfaces ópticas não são padronizadas em qualquer nível. São destinados poucos bits para a gerência nos níveis padronizados.

11 Anisocronismo das tributárias Os multiplexadores de nível inferior a um determinado nível de multiplexagem são designadas tributárias Na construção do nível n de multiplexagem a partir de tramas de n-1 há o problema do assincronismo das tributárias Fontes geograficamente distantes Frequências ligeiramente diferentes Frequências isócronas mas desfasadas Desfasamento provoca atrasos (jitter)

12 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Como ocorre diferença nos clocks é necessário inseri bits de justificativa para sincronizar as mensagens.

13 Hierarquia de Multiplexagem PDH

14 Hierarquia Digital Plesiócrona Bits de justificaçao: São inseridos durante a multiplexação a fim de sincronizar sinais de saida. São identificados e retirados na demultiplexação Devido a estes bits de justificação é impossível identificar nos níveis superiores a informação relacionada aos níveis inferiores.

15 Hierarquia de Multiplexagem PDH Hierarquia Digital Plesiócrona Inserção e derivação de tributários: No PDH a estrutura de quadros dificulta a inserção e derivação de tributários. Para se derivar um sinal de 2 Mbit/s a partir de um sinal de 140 Mbit/s é necessário percorrer todos os níveis inferiores até chegar a 2 Mbits/s

16 Hierarquia de Multiplexagem PDH Derivação de tributários.

17 Hierarquia de Multiplexagem PDH Estrutura do quadro:

18 Hierarquia de Multiplexagem PDH Estrutura do quadro:

19 Hierarquia de Multiplexagem PDH Providências para justificação: Limitar diferença de relógios dos diversos tributários Armazenar os bits de dados entregues pelo tributário em uma memória, evitando perda. Transmitir os bits de dados armazenados em velocidade ligeiramente maior que a velocidade máxima permitida pela tolerância de freguencia admissível Inserir os bits de justificativa para compensar a maior velocidade do multiplex. Identificar os bits de preenchimento para posterior descarte

20 Hierarquia de Multiplexagem PDH Armazenamento de bits: O tempo de armazenamento deve ser o menor possível, para evitar retardos insceitáveis. O espaço necessário para armazenagem deve ser pequeno, para minimizar os requisitos de memória.

21 Hierarquia de Multiplexagem PDH Uso da memória e bit de justificativa:

22 Hierarquia de Multiplexagem PDH Uso da memória e bit de justificativa:

23 Hierarquia de Multiplexagem PDH Uso da memória e bit de justificativa:

24 Hierarquia de Multiplexagem PDH Uso da memória e bit de justificativa:

25 Hierarquia de Multiplexagem PDH

26

27 Exemplo 6.1

28 Formato da trama de multiplexagem de 8 Mbps

29 Hierarquia de Multiplexagem PDH Infra-estruturas das operadoras estão estruturadas segundo esta hierarquia Utente deve dispor de terminal apropriado para o serviço que pretende usar Se não for o caso tem que se intercalar um DSU


Carregar ppt "Redes de alta velocidade Aula 5: PDH. Hierarquia de Multiplexagem PDH Para multiplexar um maior número de canais Recorre-se à hierarquização de estágios."

Apresentações semelhantes


Anúncios Google