ARQUITETURAS RISC E CISC

Slides:



Advertisements
Apresentações semelhantes
Parte 1: Organização de Computadores
Advertisements

Organização de Computadores I
gerador de código intermediário
1.3.2 – Linguagem Assembly Um programa em linguagem de máquina sofre de total falta de clareza O programa é uma sequência de linhas numeradas Cada linha.
Arquitetura de Computadores
Arquitetura e organização de computadores.
Arquitetura de Computadores
Software Básico Silvio Fernandes
AULA 1: Introdução a Sistemas Embarcados
Sistemas Digitais Projeto RTL – Unidade de Execução
Arquitetura de Sistemas Operacionais
Daniel M. Aquino, Marcelo C. Perez, Thais A. B. Fernandes
CISC e RISC.
Professor: Erivelto Tschoeke – UDESC/CEPLAN
Sistemas Digitais Microprocessados
REPRESENTAÇÃO DE INSTRUÇÕES
Linguagens de Programação
Implementação da CPU Análise de um computador simplificado Implementação da Unidade de Controle para o computador simplificado.
Arquitetura de Sistemas Operacionais
Threads.
2- Entendendo o que é Arquitetura e Organização
Prof. João Paulo de Toledo Gomes
História do Computador Desde os idos tempos da humanidade os seres humanos procuram relacionar quantidades. Supõe-se que as primeiras tentativas de contagens.
Prof. Felipe Ferreira de Oliveira
Fundamentos da Arquitetura de Computadores
Prof.: Vagner Pinto Borges Prof.: Vagner Pinto Introdução à Arquitetura e Organização.
Sistemas Operacionais
Arquitetura de computadores
Complex Instruction Set Computer
Sistemas Operacionais
Sistemas Operacionais I
Arquitetura de computadores
VII Semana de Iniciação Científica do CBPF
Organização e Arquitetura de Computadores
Pet computação UFPE Aula de apoio aos feras: Arquitetura de Computadores.
Contextualização de Paralelismo em nível de instrução
Sistemas Operacionais
Arquitetura de Computadores
Geração de Código aula-12-geração-de-código.pdf.
Software Básico Nível ISA Capítulo 5 Mitsuo Takaki
Sistemas Operacionais
Unidade Central De Processamento: Processador
Fundamentos de Arquitetura da Computação
Técnico em Informática
Sistemas da informação para processos produtivos Softwares e programação.
Arquiteturas RISC x CISC
Organização e Arquitetura de Computadores
UNIP - UNIVERSIDADE PAULISTA
Sistemas Operacionais Prof. Fabiano Sabha
Back-End Compilação aula-11-back-end.pdf.
IMM Instalação e Manutenção de Microcomputadores
Microprocesadores x Microcontroladores
Registradores.
Tudo sobre o Processador
Arquitetura de Computadores
Bruno Iran Ferreira Maciel
Sistemas Operacionais
Software Básico Introdução à Organização de Computadores Capítulo 1 Mitsuo Takaki
Processadores.
Arquitetura de Microcomputadores
Funcionamento interno do computador
Arquitetura de computadores
Arquitetura de computadores
Por: Lucas da Silva Montes, Marcos Ghesla e Vinícius Randon.
Arquitetura de Sistemas Operacionais
ARQUITETURA DE COMPUTADORES Nível do Conjunto de Instruções
Microcontroladores.
 Processamento de dados: requer a execução de uma série de passos, o programa (software)  Cada passo é uma instrução, ou ordem de comando, dada ao.
 Evolução constante das linguagens de programação de alto nível (LAN) desde o Fortran (primeira LAN)  Surgimento de novos paradigmas como a OO, Orientação.
EA869 Modos de Endereçamento Faculdade de Engenharia Elétrica e de Computação (FEEC) Universidade Estadual de Campinas (UNICAMP) Prof. Levy Boccato 1.
Transcrição da apresentação:

ARQUITETURAS RISC E CISC Prof. Wanderley Cardoso Celeste

Arquitetura CISC Microprocessadores CISC (Complex Instruction Set Computer) são fáceis de programar e permitem um uso eficiente de memória. A pouco tempo atrás as máquinas eram programadas única e exclusivamente em linguagem Assembly (linguagem de máquina), e as memórias eram lentas e caras, o que justificou a filosofia CISC. Assim, projetos de microprocessadores clássicos, tais como o Intel 80x86 e o Motorola 68K series, seguiram a filosofia CISC.

Arquitetura CISC Mudanças recentes na tecnologia de software e hardware forçou uma reavaliação em termos de arquitetura. Assim, muitos processadores CISC mais modernos têm implementado alguns princípios RISC (Reduced Instruction Set Computer), tornando-se arquiteturas híbridas mais convenientes. No fundo, a idéia CISC ganhou força devido ao fato de ela gerar a necessidade de compiladores de simples desenvolvimento, uma vez que muitas instruções de máquina são realizadas pelo próprio processador.

Atributos de CISC Possui um formato de 2 operandos, onde as instruções têm uma fonte e um destino, permitindo Comandos de registrador-registrador, registrador-memória, e memória-registrador; e Múltiplos modos de endereçamento para acesso à memória. Instruções de tamanho variável de acordo com o modo de endereçamento Instruções que requerem múltiplos ciclos de clock para executar

Características de Processadores CISC Possuem uma lógica de decodificação de instrução complexa, originada pela necessidade de suportar modos de endereçamento múltiplos Possuem um número pequeno de registradores de propósito geral, devido ao fato de as instruções poderem operar diretamente na memória, além de uma quantidade limitada de espaço em chip não dedicada Possuem muitos registradores de propósito específico tais como, apontadores de pilha, tratadores de interrupção, etc. Possuem um registrador “Condition code” alterado de acordo com efeitos causados por algumas instruções (menor do que, é igual a, maior do que, e gravação de ocorrência de certas condições de erro)

O Uso da Microprogramação em CISC Objetivo: otimizar o desempenho da máquina Microprogramação é tão fácil de implementar quanto o Assembly, e muito menos caro do que hardwarizar uma unidade de controle A facilidade de novas instruções de microcódigos permitiu a projetistas tornar as versões mais recentes de máquinas CISC compatíveis com as mais antigas: um novo computador pode executar um mesmo programa executado em um computador antigo, pois o novo contém o superconjunto das instruções do antigo Como cada instrução torna-se mais capaz, menos instruções podem ser usadas para implementar uma dada tarefa Conjuntos de instruções de microprogramas podem ser escritos de modo a compartilhar os alicerces de linguagens de alto nível, reduzindo a complexidade de compiladores

Desvantagens de CISC Como as novas gerações de uma família de processador geralmente envolve a geração antecessora, tanto o conjunto de instruções quanto o hardware do novo chip tornam-se mais complexos Instruções diferentes levam quantidades diferentes de período de relógio para executar, o que pode tornar a máquina excessivamente lenta Instruções muito especializadas não são usadas com a frequência suficiente a ponto de justificar sua existência – aproximadamente 20% das instruções disponíveis são usadas em um programa típico Instruções CISC típicas setam “condition codes”, o que demanda tempo de execução, além do fato de os programadores terem um esforço extra em lembrar de examiná-las

Arquitetura RISC Microprocessadores RISC (Reduced Instruction Set Computer) são aqueles que utilizam um pequeno conjunto de instruções altamente otimizado. Os primeiros projetos RISC foram desenvolvidos nos anos 70 e 80 pelas universidades de Stanford e Berkeley, respectivamente. Algumas características RISC importantes são: Execução em um ciclo de clock. Esta característica é resultado da otimização de cada instrução, aliada a uma técnica chamada de Pipelining; Pepelining é uma técnica que permite execução simultânea de partes, ou estágios, de instruções, tornando o processo mais eficiente; Grande número de registradores para evitar uma quantidade elevada de interações com a memória.

Comparação entre Características CISC e RISC Principais características de mircroprocessadores CISC: Muitas instruções Instruções são complexas Microcodificação das instruções Alta capacidade de endereçamento para operações de memória Número reduzido de registradores Em comparação, microprocessadores RISC são mais ou menos o oposto aos CISC: Conjunto reduzido de instruções Instruções menos complexas Unidade de controle hardwarizada Baixa capacidade de endereçamento para operações de memória, com apenas duas instruções básicas, LOAD e STORE Grande número de registradores

Pipelining SEM PIPELINING COM PIPELINING Tarefas de Microprocessador: Busca instrução na memória Executa a instrução ou calcula um endereço Acessa um operando na memória de dados Escreve o resultado em um registrador

Desvantagens da Arquitetura RISC É fato que máquinas RISC são mais baratas e mais rápidas do que as CISC, o que pode nos induzir a pensar que elas são as máquinas do futuro. Entretanto, o custo de um hardware mais simples é a necessidade de um software mais complexo. Isto é bom ou ruim?

CISC versus RISC

Referências http://cse.stanford.edu/class/sophomore-college/projects-00/risc/ http://www.embedded.com/story/OEG20030205S0025 http://www.heyrick.co.uk/assembler/riscvcisc.html http://www.aallison.com/history.htm