prática 7.2: –flip-flop mestre--escravo

Slides:



Advertisements
Apresentações semelhantes
Eletrônica Digital Flip-Flops e Registradores de Deslocamento
Advertisements

Aluno: Raphael Dantas Ciríaco
Controlador PID de Temperatura
INSTRUMENTAÇÃO ELETRÔNICA
EMPRESA ACESSO DIGITAL SAFE-DOC Professora: ÚRSULA BLATTMANN
Material Didático Digital Integração MaDiMM X Intervalo Letivo Universidade Tecnológica Federal do Paraná
Disciplina: Química Fundamental
Material Didático Digital Tipos e Planejamento
A Álgebra de Boole e a Simplificação de Expressões Lógicas
Seleção de Características
Inteligência Computacional para Otimização
O Flip-Flop Mestre/Escravo
Orientador: Prof. M. Sc. Eng. Elétrica Dalton Luiz Rech Vidor
e a Segunda Lei da Termodinâmica
Universidade Federal do Paraná Programa de Pós-Graduação em Engenharia Mecânica.
UNIVERSIDADE FEDERAL DO ESPÍRITO SANTO PPGADM – MESTRADO EM ADMINISTRAÇÃO Área de Concentração: Gestão de Organizações Linha de Pesquisa: Tecnologias de.
BASE DE DADOS DE ARTIGOS
Ramo Estudantil Universidade Federal de Santa Catarina São Paulo, 27 de março de 2011 Rafael Mendes.
BIOMATERIAIS E BIOMECÂNICA TQ-064
Modelo de Baterias Modelos elétricos
Latches e Flip-Flops GSI008 – Sistemas Digitais
Lógica Seqüêncial Bruno Silvério Costa.
TEORIA DE FILAS SERVIÇO BULK
Teorema de Thèvenin em circuitos CA
MINISTÉRIO DA EDUCAÇÃO
CONVIDA Defesa de Dissertação
Termômetro digital Universidade Federal do Rio Grande do Norte
PROJETO DE PESQUISA: PLACAS DE CIRCUITO IMPRESSO
SISTEMAS DIGITAIS AULA 6 Prof. José Bezerra de Menezes Filho CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DA PARAÍBA DA PARAÍBA.
AHMED, A. Eletrônica de Potência, Prentice-Hall, São Paulo, 2000
Equações diferenciais e de diferenças de coeficientes
Introdução à Programação da FPGA João M. P. Cardoso.
SISTEMAS DIGITAIS AULA 8
PROJETO TCC Prof. Luis S. B. Marques
Lista de exercício 4 Prof. Luis S. B. Marques MINISTÉRIO DA EDUCAÇÃO
Retificadores Controlados
Descomplicando o SIA.
Novas Tecnologias Baseadas em Realidade Virtual e Jogos para Educação em Engenharia: Usos e Oportunidades 29 de Outubro de 2010 Profª. Liliane Machado.
Convite Exame de Qualificação de Mestrado
AHMED, A. Eletrônica de Potência, Prentice-Hall, São Paulo, 2000
Inteligência Computacional para Otimização Marcone Jamilson Freitas Souza Departamento de Computação Universidade Federal de Ouro Preto
06/05/ Apresentação da disciplina 1 Universidade Federal do Paraná Setor de Ciências Exatas Departamento de Informática ESPECIALIZAÇÃO EM INFORMÁTICA.
FLIP-FLOPS Introdução.
SISTEMAS DIGITAIS AULA 7 Prof. José Bezerra de Menezes Filho CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DA PARAÍBA DA PARAÍBA.
Universidade Federal do Rio Grande do Norte Departamento de Engenharia Elétrica Instrumentação eletrônica Prof.: Luciano Fontes Aluno: Fagner Robson Alves.
Lista de exercício 3 Prof. Luis S. B. Marques MINISTÉRIO DA EDUCAÇÃO
Projeto CANTECHIS-FINEP
TECNOLOGIAS NA MINHA ESCOLA E.E.AUSTRÍLIO CAPILÉ CASTRO Prof.ª Selma.
UTFPR- Universidade Tecnológica Federal do Paraná Campus Pato Branco Curso Superior de Tecnologia em Análise e Desenvolvimento de Sistemas Departamento.
Estudo do Possível Piagetiano em ambientes de aprendizagem: é possível inovar em EAD utilizando recursos telemáticos? UNIVERSIDADE FEDERAL DO PARANÁ SETOR.
Joseane Maria Andrade Mouzinho de Oliveira: Médica de Família e Comunidade e professora assistente do Departamento de Saúde Comunitária da UFPR
LATCHES e FLIP-FLOPs Aula 9 GRECO-CIN-UFPE Como implementar uma célula de memória? Latches e Flip-Flops r n-1 r n-2 r n-3 r n-4 r 0 célula { 0,1} = 1.
Latches e Flip-Flops (2/2)
CAMINHADA NO IMBUIAL Colombo - Parana. DATA Dias 19 de Setembro  ARRANJO INSTITUCIONAL  Secretaria de Estado da Agricultura  Emater Pr  Secretaria.
Convidados Profª Dr.ª Suraya Darido – UNESP Prof. Dr. João Danilo Batista - UEFS Mesa redonda Horário: 14:30h as 17:00h “A formação na Licenciatura em.
Circuitos Digitais Prof. Marcio Cunha Aula 12 – Circuitos Sequenciais: Registradores.
Supervisão e Redes Industriais Tutorial E3 Elipse Capítulo 2 ELIPSE KNOWLEDGEBASE Felipe Domeni, Gabriel Martin, Leandro Gomes Rafael Benoliel, Tiago Bugan.
Prof. Ricardo Teixeira Tecnologia em Mecatrônica Industrial SENAI
DsPIC – Aula 3 Prof. Ricardo Teixeira Especialização em Sistemas Embarcados POLI – UPE.
AUDIÊNCIA PÚBLICA NO SENADO FEDERAL TEMA “PARQUE TECNOLÓGICO E O DESENVOLVIMENTO DO DF” DATA: 19/04/2016 HORÁRIO: 8H45MIN.
Circuitos Sequenciais: Latch e Flip-Flop
Circuitos Digitais Prof. Marcio Cunha Aula 11 – Circuitos Sequenciais: Contadores.
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ Campus Toledo CRITÉRIOS DE PROJETOS Prof. Vilmair E. Wirmond 2012 FONTE: Projetos Elétricos Prediais – Paulo.
Eletrônica Digital Circuitos Sequenciais
Circuitos Digitais Sequenciais – Flip-flops
Projeto de Circuitos Integrados Semidedicados
PARA TER O SINAL DIGITAL.
Circuitos Sequenciais
Prof. Marcio Cunha Aula 10 – Circuitos Sequenciais: Flip-Flop’s
Circuitos Sequenciais
Transcrição da apresentação:

prática 7.2: –flip-flop mestre--escravo UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA ELETRÔNICA DIGITAL - ET75C - Profª Elisabete N Moraes prática 7.2: –flip-flop mestre--escravo

FF-JK mestre-escravo INICIALIZAÇÃO DO ARRANJO 1 1 1 1 1 1 J K Q Qa 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo INICIALIZAÇÃO DO ARRANJO 1 1 1 1 1 S 1 J K Q Qa 1 Qa’

FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 mestre Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo CLOCK DE “0” PARA “1” O escravo segue o mestre 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo CLOCK DE “0” PARA “1” O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 1 1 Somente a análise da mudança do clock, não analisa ainda o J J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo CLOCK DE “0” PARA “1” O escravo segue o mestre 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo CLOCK DE “0” PARA “1” O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 O sinal de clock foi distribuído e neste slide faz a análise do J que foi para nível alto J K Q Qa 1 Qa’ mestre escravo

Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo CLOCK DE “1” PARA “0” O escravo segue o mestre 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo CLOCK DE “1” PARA “0” O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 Roteiro 7.2- Flip-Flop Mestre-Escravo FF-JK mestre-escravo O escravo segue o mestre 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 J K Q Qa 1 Qa’ mestre escravo

Roteiro 7.2- Flip-Flop Mestre-Escravo Circuito anti-bounce 1 Circuito anti-bounce* 1 1 5V

Roteiro 7.2- Flip-Flop Mestre-Escravo Circuito anti-bounce 5V 1 1 1

Roteiro 7.2- Flip-Flop Mestre-Escravo VARIAÇÕES DO FF-JK Tipo T (toogle) T Q Qa 1 Qa' Tipo D (data) D Q 1

Roteiro 7.2- Flip-Flop Mestre-Escravo

Flip-flop R-s implementado Roteiro 7.2- Flip-Flop Mestre-Escravo Flip-flop R-s implementado Supondo início: Q=0 e Q’=1 1 E 1 1 1 S R E Q Q’ Qa Qa’ 1

Flip-flop R-s implementado Roteiro 7.2- Flip-Flop Mestre-Escravo Flip-flop R-s implementado Supondo início: Q=1 e Q’=0 1 1 1 E 1 S R E Q Q’ Qa Qa’ 1

Flip-flop R-s implementado Roteiro 7.2- Flip-Flop Mestre-Escravo Flip-flop R-s implementado 1 1 ESTADO PROIBIDO 1 1 1 E 1 1 1 S R E Q Q’ 1 *