Carregar apresentação
A apresentação está carregando. Por favor, espere
1
Lógica reconfigurável por hardware
UTFPR – Prof. Carlos Raimundo Erig Lima Lógica reconfigurável por hardware
2
Introdução ao VHDL
3
VHDL? HDL – Hardware Description Languages – metodologia alternativa aos esquemáticos para descrição de circuitos digitais (Departamento de Defesa dos USA – 1980) VHDL – Very High Speed Integrated circuit Hardware Description Language. AHDL – Altera Hardware Description Language. Padrão IEEE -> IEEE
4
SINTAXE E FORMATo O VHDL usa uma sintaxe (ordem dos elementos) similar ao Pascal. A Formatação está relacionada com a definição de entradas, saídas (portas) e operções dos diferentes elementos. DOCUMENTAÇÃO Nome do bloco ENTRADAS E SAÍDAS Entradas e saídas Operações contidas entre BEGIN e AND DESCRIÇÃO FUNCIONAL
5
EXEMPLO de projeto – MODELAMENTO COMPORTAMENTAL
Define a função de entrada/saída especificando um conjunto de funções de transferências matemáticas. A descrição comportamental define o que um projeto digital faz, mas não necessariamente como o projeto é implementado.
6
EXEMPLO de projeto
7
EXEMPLO de projeto – MODELAMENTO ESTRUTURAL
Descreve um sistema digital pela especificação das interconexões dos componentes que compõem o sistema.
8
EXEMPLO de projeto – MODELAMENTO ESTRUTURAL
9
EXEMPLO de projeto – MODELAMENTO ESTRUTURAL
10
EXEMPLO de projeto – MODELAMENTO ESTRUTURAL
11
SINTAXE E FORMATAÇÃO Sinais INTERNOS
Buried nodes ou local signals: pontos internos ao bloco de circuitos que não são entradas ou saídas deste bloco. No VHDL: SIGNAL define um sinal interno. BIT ou STD_LOGIC define o tipo do sinal.
12
SINAIs INTERMEDIÁRIOS
13
Exercício Implemente e simule o circuito. Verifique o RTL. Use uma única linha para a expressão booleana. Palavras chave: AND, OR, NOT.
Apresentações semelhantes
© 2024 SlidePlayer.com.br Inc.
All rights reserved.