A apresentação está carregando. Por favor, espere

A apresentação está carregando. Por favor, espere

CONVERSOR A/D ÚTILIZANDO RAMPA

Apresentações semelhantes


Apresentação em tema: "CONVERSOR A/D ÚTILIZANDO RAMPA"— Transcrição da apresentação:

1 CONVERSOR A/D ÚTILIZANDO RAMPA
CONVERSOR D/A & CLR CTR D C RG VR VA + - C.K A (MSB) B D (LSB)

2 CONVERSOR A/D CONTADOR REVERSÍVEL
CONVERSOR D/A D C RG VR VA COMP. & C.K MODO CTR A (MSB) B D (LSB) LOGICA DE CONTROLE ASCEND. DESCEND.

3 GERADOR DE RAMPA - + R C Ve Ve RC T(S) V(V) DECLIVE=CONSTANTE=

4 CONVERSOR A/D COM GERADOR DE RAMPA
LOGICA DE CONTROLE D C RG A (MSB) B D (LSB) VA VR + - C.K & CLR CTR RESET DESATIVAÇÃO Ve

5 DIAGRAMA DE TEMPOS DESATIVAÇÃO VX RAMPA t t2 VC CLK N0 de CLK

6 TEMPO DE CONVERSÃO SUPONDO UM CLOCK DE 5OOKHz Cada pulso 2s
Conversor de 8 bits 28 = 256 Patamares (degraus) Tempo max = 256 Degraus * s = 256 s Tempo médio = 512 s / 2 = 256 s O Sinal a ser convertido tem que ter um período bem menor que os 512 s ±1,9 Khz

7 EXEMPLO Declive = Ve/RC = 1/10-3 = 1.000V/S
Ve max= 1V Vs max= 1V R = 1K 10+3 _ C = 1 F 10-6 Declive = Ve/RC = 1/10-3 = 1.000V/S Vx = 1,0 V é necessário 1ms p/ a rampa ir de 0,0V a 1,0V Relógio de 1MHz, contadores de 000 a 999 (DECADA) 000 A 999 em 1ms 999 s 0,0V a 999 mV

8 CONVERSOR COM DUPLA RAMPA
- + R C _ ENTRADA ANALÓGICA (+VX) TENSÃO DE REFERÊNCIA (-VR) CONTROLE & CLR CTR C.K D RG A (MSB) B D (LSB) -VC VG

9 CONVERSOR DE DUPLA RAMPA
t1 t2 -VC VC = -VX / RC* t1 VC = VR/RC* t2 TEMPO FIXO DECLIVE FIXO 0V -VX / RC* t1= VR / RC* t2 -VX = (VR* t2) / t1

10 CONVERSOR FLASH (INSTANTANEO, SIMULTÂNEO OU PARALELO)
- + CODIFICADOR COM PRIORIDADE 1k 3k +10V VA C B A Saída Analógica AD 9002 p/ 8 bits

11 CONVERSOR FLASH (INSTANTANEO, SIMULTÂNEO OU PARALELO)
Entrada Analógica VA 0-1V 1-2V 2-3V 3-4V 4-5V 5-6V 6-7V > 7V SAÍDA DOS COMPARADORES C1 C2 C3 C4 C5 C6 C7 SAÍDA DIGITAL A B C

12 CONVERSOR DE COMPARAÇÕES SUCESIVAS
Vam Vax LÓGICA DE CONTROLE REGISTRADOR PARALELO // PARALELO CONVERSO D/A + -

13 FLUXOGRAMA E_gerado E_entrada S E_g. > E_e. Ñ Ñ S Próximo bit´s
ZERA TODOS OS BIT’ E_gerado E_entrada Inicia com bit mais SIQUINIFICATICO FAZ BIT = 1 E_g. > E_e. S FAZ BIT = 0 Próximo bit´s Ñ Todos os bit´s verificados Ñ S Termina processo Cod. No Registrador


Carregar ppt "CONVERSOR A/D ÚTILIZANDO RAMPA"

Apresentações semelhantes


Anúncios Google