Ciclos de operação em processador

Slides:



Advertisements
Apresentações semelhantes
CPU: Controle e processamento
Advertisements

Arquitetura e organização de computadores.
A Arquitetura: conjunto de instruções
Introdução à Informática
Professor: Erivelto Tschoeke – UDESC/CEPLAN
Unidade Central de Processamento
Unidade Central de Processamento
ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I prof. Dr. César Augusto M. Marcon prof. Dr. Edson Ifarraguirre Moreno Computador Cleópatra Arquitetura e Programação.
Unidade Central de Processamento UCP
Organização e Arquitetura de Computadores
Agenda - Aula 2 Introdução (Computador Digital) Processadores
Processamento de dados na UCP e memória UCP
Unidade Central De Processamento: Processador
Unidade Central De Processamento: Processador
8088 Assembly Software Básico Mitsuo Takaki.
Parte 3 Seção de Dados e Unidade de Controle
1. Introdução O processador é o componente vital do sistema de computação, responsável pela realização das operações de processamento (os cálculos matemáticos.
O que devem fazer os Microprocessadores ?
Arquitetura de computadores
 Todo processador é constituído de circuitos capazes de realizar algumas operações primitivas:  Somar e subtrair  Mover um dado de um local de armazenamento.
A CPU E SUA EVOLUÇÃO. CPU (Central Processing Unit ou Unidade Central de Processamento)  DEFINIÇÕES:  A CPU é o hardware principal do computador; 
Capítulo 10 Conjuntos de instruções: Características e funções William Stallings Arquitetura e Organização de Computadores 8 a Edição © 2010 Pearson Prentice.
Programação em Assembly Introdução e Revisão Prof. Luiz Antonio Rodrigues Prof. Luiz Antonio Unioeste - Cascavel Jpanel e Diagramadores.
1 Bianca, Felipe, Fernanda, Fernando, Jeferson, José, Juliana, Marco, Matheus, Maurício, Patrick, Rodrigo K., Vitor.
DSC/CEEI/UFCG Hardware (Parte I) Prof. a Joseana Macêdo Fechine Régis de Araújo Prof. a Joseana Macêdo Fechine Régis de Araújo
Introdução a Ciência da Computação Aula 05 Prof. Francisco G. Rodrigues.
Rganização de Computadores Organização do Neander Capítulo 10 – Raul Weber Organização de Computadores Organização do Neander Capítulo 10 – Raul Weber.
Como funciona o processador Nomes: Fernando, Maurício, William Turma: 1J-1PC1 Disciplina: Fundamentos da Computação Curso: Técnico em Programação de Computadores.
Programação em Assembly Conceitos Iniciais Prof. Luiz Antonio Rodrigues Prof. Luiz Antonio Unioeste - Cascavel Jpanel e Diagramadores.
- 39 Etec Cidade Tiradentes Curso técnico de Química Aplicativos informatizados (Informática)
Curso técnico de Administração Aplicativos informatizados (Informática)
CPU por dentro. Por dentro do CPU + ULA Teoria - Considerando que a ALU já tem dois números porque já fez LOAD - CPU recebe a instrução da RAM ( que está.
ARQUITETURA AULA 3 Prof. Luiz Ricardo Lima 2º sem de 2016.
Nível da Lógica Digital
IFAC1 Hardware e software.
Organização de Computadores 2º Semestre Aula 10 / 11 – Parte 1 Prof
PSI3441 – Arquitetura de Sistemas Embarcados
Arquitetura de Computadores
NEANDERWin - Simulador
UD 1 - CONCEITOS DE INFORMÁTICA
ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES
Computador MIPS Organização básica e conjunto de instruções.
Arquitetura de Computadores
Programação em C Aula 2.
Hardware É a parte física de um sistema de computação, ou seja, todos os elementos materiais que o constituí (circuitos eletrônicos, dispositivos mecânicos,
Representação de um Algoritmo na Forma de Pseudocódigo
CPU.
Instruções.
Arquitetura de Computadores
Arquitetura e organização de computadores
SISTEMAS OPERACIONAIS
1 Introdução aos COMPUTADORES Profª Alda Vagarinho.
Introdução à Computação
NOÇÕES DE HARDWARE.
Arquitetura de Barramentos
Organização de Computadores
Notas de aula baseadas no livro de William Stallings Arquitetura e Organização de Computadores 8a Edição Capítulo 1 Introdução.
Aplicações de Flip-Flops Registradores
MICROPROCESSADOR Prof. ALEXANDRE KASCHER MOREIRA Assunto: Matriz de células de memória.
Sistemas Operacionais I
Organização de Computadores
Arquitetura de Computadores
Instalação e Manutenção de Computadores Técnico em Informática MAI1
Bus de controlo Bus de Endereços Bus de dados SET LIGADO ENABLE LIGADO.
PSI3441 – Arquitetura de Sistemas Embarcados
Organização de um Computador
Hierarquia de memória Memória Interna. Memória A.W. Burks, H.H. Goldstine e J. von Neumann Preliminary Discussion of the Logical Design of na Eletronic.
Conjunto de instruções
Introdução à Informática. IE – Introdução à Informática 2 Objetivo Apresentar conceitos gerais utilizados em informática.
Transcrição da apresentação:

Ciclos de operação em processador Como é realizada uma operação de soma entre um dado de memória e um registrador interno à CPU Ciclos de operação em processador

Será apresentado: Os ciclos da CPU numa operação de soma entre um dado que está armazenado na memória e o conteúdo de um registrador interno à CPU; Como é realizada uma operação de soma entre um dado de memória e um registrador interno à CPU

Como ocorre o movimento de dados e endereços pelos barramentos de dados e endereços, respectivamente. Como é realizada uma operação de soma entre um dado de memória e um registrador interno à CPU

Como é a ação da unidade de controle atuando nos dispositivos do sistema para executar as ações computacionais; Como é realizada uma operação de soma entre um dado de memória e um registrador interno à CPU

Como atuam os registradores envolvidos na operação assim como os registradores de apoio ao processamento, tais como o contador de programa, o decodificador de instruções, os “buffers” de dados e endereços,...; ... Como é realizada uma operação de soma entre um dado de memória e um registrador interno à CPU

Tocci: Microcomputadores e Microprocessadores; Referências Tocci: Microcomputadores e Microprocessadores; Mário Monteiro: Introdução à Organização de Computadores Norton: Assembly para IBM-PC

O contador de Programa tem o valor 0100H: [PC]=0100; Ciclos da CPU: busca, decodificação e execução. Condições iniciais: O contador de Programa tem o valor 0100H: [PC]=0100; O registrador A tem o valor 05H: [A]=05 O conteúdo dos endereços de memória são: End. Da Memória Palavra da Memória 0100 05 0101 C4 0102 57 ..... ..... C457 03

CPU PC 0100 05 C4 57 ..... A 03 05 Endereço Memória Principal 0100 0101 0102 C457 05 C4 57 ..... 03 A 05 ULA UC

CPU O Contador do Programa – PC – Indica o a CPU irá buscar a próxima instrução. No exemplo o PC aponta para o endereço 0100. OBS: Em alguns sistemas, o Contador de Programa (PC) é denominado Instruction Pointer (IP). PC 0100

CPU O registrador A tem o valor 05H [A]=05 A 05

Endereços e conteúdos -de memória: Nos endereços 0100 /0101 /0102 está carregada a instrução. No endereço C457 está um dado que será usado pela instrução. Endereço Memória Principal 0100 0101 0102 C437 05 C4 57 ..... 03

O Contador do Programa – PC – Indica o a CPU irá buscar a próxima instrução. No exemplo o PC aponta para o endereço 0100. O Registrador A tem a função de acumular resultados, isto é, ele recebe o resultado da operação realizada., A memória contém dados e programa armazenados; Nas posições de memória 0100 / 0101 / 0102 está armazenada a instrução. Na posição de memória C457 está o dado. Mnemõnico da instrução:ADD A,C457; Código de máquina correspondente: 05C457 Significado: SOMAR o conteúdo do registrador A com o conteúdo de posição de memória C457. Guardar o resultado em A.

Descrição dos ciclos de processamento: Busca da instrução; Decodificação da instrução; Execução da instrução: ...

A execução de uma instrução pode ser: Busca de dados na memória; Realização de uma operação aritmética ou lógica; Decisão lógica (if) ...

Barramento interno de endereço Retentor Buffer de endereços Barramento interno de endereço DAR PC Memória Registrador dos Endereços de dados Contador de programa Contador de programa 0100 0100 05 Barramento de Dados Retentor Buffer de endereços DR Barramento de Dados Registrador de instruções Registrador De dados ULA AC R/W=1 Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... UC habilita o PC para liberar endereço (0100) no barramento de endereços. A seguir, a UC habilita a memória para disponibilizar o conteúdo do endereço 0100 no barramento de dados. Para isso: R/W =1.

Barramento interno de endereço Retentor Buffer de endereços Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Contador de programa 101 Retentor Buffer de endereços Retentor Buffer de endereços Barramento de Dados Barramento de Dados Barramento de Dados Barramento de Dados DR Registrador de instruções 05 RI Registrador De dados ULA AC Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... Via Barramento de dados, o valor 05 será carregado no RI; - incrementa o PC; [PC] <- [PC]+1.

O Registrador de Instruções (RI) – instruído pela UC – recebe o valor 05 que esta no barramento de dados. O registrador RI interpreta o valor 05 como uma instrução para somar o conteúdo do acumulador com um valor de memória (endereço 0101/0102). Sob ação da Unidade de Controle (UC): 1)O Contador de Programa é incrementado para o próximo endereço: PC<-0101 2) Realizar a busca ao endereço de memória 0101

Barramento interno de endereço Retentor Buffer de endereços Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Contador de programa 101 Retentor Buffer de endereços Barramento de Dados Barramento de Dados DR Registrador de instruções 05 Registrador De dados ULA AC ADD Decodificador De instruções Decodificador De instruções . . . R/W Lógica de temporização E controle Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... O Decodificador de instrução a identificação da instrução 05 (ADD, SOMA) e se prepara para duas leituras na memória para ler os endereços consecutivos 0101 e 0102

NOTAS O decodificador de instruções contém circuitos especiais que através da informação 05 cria ações para direcionar o processamento para realizar a operação SOMA assim como a ativação dos elementos envolvidos nesta operação. No exemplo, ADD AX,C457 05 envolve o acumulador e um dado que está no endereço C457. Após identificação da instrução, os circuitos de temporização e controle produzem os sinais adequados para que essas ações ocorram na ordem correta e no tempo certo.

Retentor Buffer de endereços Retentor Buffer de endereços Barramento interno de endereço Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Registrador dos Endereços de dados Contador de programa Contador de programa 102 Retentor Buffer de endereços Retentor Buffer de endereços Barramento de Dados Barramento de Dados Barramento de Dados Barramento de Dados DR Registrador de instruções Registrador De dados ULA AC C4 Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... (Leitura do endereço 0101), [PC]=0101 -> Barramento de endereço; A memória libera o dado da memória e coloca o dado na parte alta do DAR; O PC é incrementado de uma unidade: [PC]<- PC+1 = 0102.

R/W R/W C457 Barramento interno de endereço Retentor Buffer de endereços Retentor Buffer de endereços Barramento interno de endereço Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Registrador dos Endereços de dados Contador de programa Contador de programa 103 Retentor Buffer de endereços Retentor Buffer de endereços Barramento de Dados Barramento de Dados Barramento de Dados Barramento de Dados DAR Registrador de instruções Registrador De dados ULA AC C457 Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... Leitura do conteúdo de memória: [PC=0102] -> Barramento de endereço, Liberar o dado [57] da memória. Colocar o dado na parte BAIXA do DAR Incrementar o contador de programa: PC]<- PC+1 = 0103.

NOTA: Data Adress Register – Registrador de endereços de dados. Contém endereços para busca de dados que serão processados na instrução atual. Neste exemplo, é necessário buscar o conteúdo do endereço de memória C457, que neste exemplo é o valor 03.

Retentor Buffer de endereços Retentor Buffer de endereços Barramento interno de endereço Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Registrador dos Endereços de dados Contador de programa C457 Retentor Buffer de endereços Barramento de Dados Barramento de Dados DR Registrador de instruções Registrador De dados ULA AC Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... Busca o próximo termo da soma. O DAR aponta o endereço C457 A unidade de controle libera a leitura do dado na memória. Conteúdo de memória [C457] -> Barramento de dados = [03]

Barramento interno de endereço Retentor Buffer de endereços Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Contador de programa Retentor Buffer de endereços Retentor Buffer de endereços Barramento de Dados Barramento de Dados Barramento de Dados Barramento de Dados DR 03 Registrador de instruções Registrador De dados ULA ULA AC AC 05 Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... Realização da Soma. O conteúdo [03] é levado para a ULA, assim como o conteúdo do acumulador[05]. A ULA é comandada pela UC para somar os valores recebidos e enviar o resultado para o acumulador: [AC]=08.

Barramento interno de endereço Retentor Buffer de endereços Barramento interno de endereço DAR PC Memória R/W Registrador dos Endereços de dados Contador de programa Retentor Buffer de endereços Retentor Buffer de endereços Barramento de Dados Barramento de Dados Barramento de Dados Barramento de Dados DR Registrador de instruções Registrador De dados ULA ULA AC AC c45c Decodificador De instruções . . . R/W Lógica de temporização E controle ... Barramento de Controle Para os demais elementos da MPU ... 6º Realização da Soma. O conteúdo do Barramento de Dados [03] é levado para a ULA, e em seguida o conteúdo do acumulador[05]. A ULA é levada a somar os valores e o resultado enviado para o acumulador [AC]=08.