Lógica Programável e VHDL Prof. Marcio Cunha Aula 00 – Apresentação da Disciplina
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Dados da Disciplina Nome: Lógica Programável e VHDL Código: DL39O Turma: ILO 04 aulas semanais: 02 aulas teóricas 02 aulas práticas
Dados da Disciplina Professor: Prof. Marcio Rodrigues da Cunha (Teoria / Prática) Horários: Sexta-feira / 08:20 – 10:00 / Teoria / Sala B002 Sexta-feira / 10:20 – 12:00 / Prática / Sala B002 Contatos: Site: paginapessoal.utfpr.edu.br/marciocunha PALUNO: Quinta-feira / 13:50 – 15:30 e 15:50 – 16:40 / Sala da Coordenação
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Objetivo Propiciar ao aluno conhecimento sólido sobre os dispositivos de lógica programável Propiciar ao aluno conhecimento sólido sobre linguagem de descrição de hardware VHDL Apresentar a metodologia de Projeto RTL Propiciar ao aluno conhecimento sólido sobre Máquina de Estados Projetar de sistemas digitais modernos e complexos
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Ementa Ferramentas EDA e Kit de Desenvolvimento Estrutura de Dados Projeto RTL Máquina de Estados Projeto de Sistemas Digitais Complexos Processadores Programáveis
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Conteúdo Programático
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Critérios de Avaliação Durante o semestre está prevista a realização de 02 projetos: PJ1 e PJ2. Durante o semestre está prevista a realização de 09 práticas. A nota MP será atribuída à média aritmética das práticas. A nota final NF será calculada pela seguinte expressão: NF = 0,40*PJ1 + 0,40*PJ2 + 0,20*MP. Será considerado aprovado o aluno que obtiver nota final NF superior ou igual a 6,0 e frequência superior ou igual a 75%.
Critérios de Avaliação O aluno que possuir frequência superior ou igual a 75% e nota final NF inferior a 6,0, terá direito a uma reapresentação de um dos projetos. A nota dessa reapresentação PR SUBSTITUIRÁ a nota anterior do mesmo projeto. O aluno que alcançar uma nota final após a reapresentação de projeto superior ou igual a 6,0, será considerado aprovado.
Agenda Dados da Disciplina Objetivo Ementa Conteúdo Programático Critérios de Avaliação Bibliografia
Bibliografia Referências Básicas: VAHID, Frank. Sistemas digitais: projeto, otimização e HDLS. Porto Alegre: Artmed, p. ISBN PEDRONI, Volnei A. Eletrônica digital moderna e VHDL. Rio de Janeiro, RJ: Elsevier, p. ISBN D'AMORE, Roberto. VHDL: descrição e síntese de circuitos digitais. 2. ed. Rio de Janeiro, RJ: LTC, xiii, 292 p. ISBN
Bibliografia Referências Complementares: PEDRONI, Volnei A. Circuit design with VHDL. Cambridge, Mass.: MIT Press, c p. ISBN ASHENDEN, Peter J. The designer's guide to VHDL. 3rd ed. Amsterdam; Boston: Morgan Kaufmann, c2008. xxii, 909 p. (Morgan Kaufmann series in systems on silicon) ISBN COSTA, César da; MESQUITA, Leonardo; PINHEIRO, Eduardo Correia. Elementos de lógica programável com VHDL e DSP : teoria e prática. 1. ed. São Paulo: Érica, p. ISBN PERRY, Douglas L. VHDL: programming by example. 4th ed. New York: McGraw-Hill, c2002. xvii, 476 p. + 1 CD-ROM ISBN CHU, Pong P. JOHN WILEY & SONS. RTL hardware design using VHDL : coding for efficiency, portability, and scalability. Hoboken, N.J.: Wiley-Interscience, c2006. xxiii, 669 p. ISBN (alk. paper). Disponível em :. Acesso em : 03 ago
Lógica Programável e VHDL Prof. Marcio Cunha Aula 00 – Apresentação da Disciplina