Relação entre Mintermos, Maxtermos e Tabela Verdade

Slides:



Advertisements
Apresentações semelhantes
SIMPLIFICAÇÃO DE CIRCUITOS E MAPAS DE KARNAUGH
Advertisements

Flip-Flops e Dispositivos Correlatos
Eletrônica (1): Sinais de pulsos e o padrão NIM
Prática de Acionamentos Eletrônicos – PAE_04
Os inversores são circuitos estáticos (não tem partes móveis) que convertem potência DC em potência AC com frequência e tensão ou corrente de saída desejada.
Comportamento de um transistor MOS - NMOS
Circuitos Lógicos e Organização de Computadores Capítulo 3 – Tecnologia de Implementação Ricardo Pannain
Circuitos Lógicos e Organização de Computadores Capítulo 4 – Implementações Otimizadas de Funções Lógicas Ricardo Pannain
SISTEMAS DIGITAIS FUNÇÕES E PORTAS LÓGICAS
Portas lógicas
Fig. 2 Pontos críticos na característica de transferência vo(vi) de um inversor genérico. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos.
Interruptor Eletrônico Controlado por Som
Conversores A/D e D/A Conversor analógico-digital (ADC) e conversor digital-analógico (DAC) são usados para interfacear um computador com o mundo analógico.
Álgebra Booleana e Circuitos Lógicos
Noções elementares de electrónica digital
PORTAS LÓGICAS Prof. Wanderley.
Unidades de Execução e de Controle Sistemas Digitais.
FAMÍLIAS DE CIRCUITOS INTEGRADOS “CI”
Modelos no Domínio do Tempo de Sistemas LTI Contínuos
Simplificação de Expressões Lógicas Mapa de Karnaugh
Portas e Funções Lógicas, Tabelas Verdade e Circuitos Lógicos
Concepção de Circuitos Integrados
Soma de Produtos Soma de produtos é uma forma padrão de representação de funções Booleanas constituida pela aplicação da operação lógica OU sobre um conjunto.
Inteligência Artificial
Famílias Lógicas.
Modelagem de Pequeno Sinal para Baixas e Médias Freqüências
IE733 – Prof. Jacobus 13 a Aula Cap. 4 A Estrutura MOS de Quatro Terminais (parte 3)
MAPA DE KARNAUGH O Mapa de Karnaugh é uma ferramenta de auxílio à minimização de funções booleanas. O próprio nome mapa vem do fato dele ser um mapeamento.
Características Básicas de CI’s Digitais
O algoritmo de Quine-McCluskey
Circuitos Combinacionais Portas Lógicas
Simplificação de Expressões Booleanas e Circuitos Lógicos
Minimização de Circuitos Lógicos
ÁLGEBRA DE CHAVEAMENTO
Curso Técnico em Informática Disciplina: Hardware PORTAS LÓGICAS
Transistor de Efeito de Campo MOS (MOSFET) – Parte I
Transistor Bipolar de Junção TBJ
Circuitos Elétricos I Aula 8 Resposta em Frequência Circuitos RL & RC
ELETRÔNICA DIGITAL I FAMÍLIAS LÓGICAS
Família TTL.
Decodificadores/ Codificadores
Famílias Lógicas TTL (Bipolar): Transistor-Transistor-Logic
Associação de Resistores
Circuitos Integrados Digitais ELT017
Modelo básico de um amplificador FONTE: deas. harvard
UNIVERSIDADE DE MOGI DAS CRUZES Curso: Engenharia Elétrica
Circuitos Integrados Digitais ELT017
Exemplo 10.4 (pág. 985) O interruptor NMOS da figura foi fabricado numa tecnologia caracterizada por µ n C ox =2,5 µ p C ox =50 µA/V 2, |V t0 |=1 V, 
TRANSISTORES BIPOLARES
Circuitos Integrados Digitais ELT017
CIRCUITO ELÉTRICO.
Circuitos Integrados Digitais ELT017
Teste 2: Gabarito1 EA078 - Teste 2: Gabarito 1)Cálculo do “fan-out” da porta NAND 74LS00 Dados do 74LS00 I OH = -0,4mA I OL = 8mA I IH = 20μA I IL = -0,4mA.
Álgebra de Boole Circuitos Digitais
Colégio da Imaculada Colégio da Imaculada Curso Técnico em Informática
ITA - Instituto Tecnológico de Aeronáutica Arquiteturas Programáveis de uma Máquina de Inferência Fuzzy em Tecnologia CMOS Autor: Leonardo Mesquita Orientador:
Germano Maioli Penello
1 Eletrônica II Germano Maioli Penello Aula 06 II _ html.
Germano Maioli Penello
11 Microeletrônica Germano Maioli Penello Sala 5145 (sala 17 do laboratorio de engenharia.
Introdução 1ª Semana # Introdução # Álgebra Lógica Simbólica Famílias Lógicas 2ª Semana # Organização de um Computador # Memória Registradores Instruções.
Álgebra Booleana e Circuitos Lógicos Em 1854, George Boole introduziu o formalismo que até hoje se usa para o tratamento sistemático da lógica, que é.
Fundamentos do Projecto Digital
Lógica Matemática e Elementos de Lógica Digital
Codificadores e Decodificadores Prof. Lucas Santos Pereira
Famílias Lógicas: CMOS, TTL – Tensões como Variáveis Lógicas
Circuitos Lógicos Leonardo Estrela, nº20, 10ºITM.
Circuitos Digitais Multiplexador (MUX) e Demultiplexador (DEMUX)
Descrevendo Circuitos Lógicos Capítulo 3 Parte I
Eletrônica (famílias lógicas)
Transcrição da apresentação:

Relação entre Mintermos, Maxtermos e Tabela Verdade

Mapas de Karnaugh

Mapas de Karnaugh

Mapas de Karnaugh e Tabela Verdade

Simplificação usando MK: observações importantes A combinação de células que for selecionada deve incluir deve incluir todos as células pelo menos uma vez (uma célula pode aparecer em mais de uma combinação) As combinações devem ser selecionadas com a finalidade de incluir o maior número possível de células, de tal modo que todas as células sejam incluídas pelo menor número de combinações O número de células que deve ser considerado como grupo deve ser uma potência de 2.

Implicantes Primos Denominação das combinações (produtos). Pode acontecer que não seja necessário usar todos os primos implicantes p1 = m2 + m3 p2 = m8 + m12 p3 = m2 + m10 p4 = m8 + m10 f = p1 + p2 + p3 ou f = p1 + p2 + p4 OBS: Uso de p1 é obrigatório, caso contrário m3 não seria incluído

Determinando a expressão SOP mínima do MK Agrupe as células que contenham ‘1s”. Cada grupo de células contendo 1’s cria um termo produto composto de todas as variáveis que ocorram somente em uma forma (complementada ou não). Determine o termo produto mínimo para cada grupo

Algorítmo que leva à expressão mínima para uma função lógica

Passo 1 Assinalar e considerar como implicante primo essencial qualquer célula que não possa ser combinada com nenhuma outra

Passo 1

Passo 2 Identificar as células que podem ser combinadas com uma única outra célula somente de uma maneira. Assinalar estas combinações. Células que podem ser combinadas em grupos de dois, de mais de uma maneira, são deixados temporariamente de lado

Passo 2

Passo 3 Identificar células que podem ser combinadas com três outras células somente de uma maneira. Se as quatro células de tais combinações ainda não estiverem incluídas em grupos de dois, assinalar a combinação de quatro. Novamente, uma célula que pode ser combinada em um grupo de quatro de mais de uma maneira deve ser deixada temporariamente de lado.

Passo 3

Passo 4 Repetir o processo para grupos de oito, etc.

Passo 5 Se, encerrado o processo, ainda restarem algumas células não inclusas em grupamentos, elas podem ser combinadas umas com as outras ou com células já incluídas em outras grupamentos, lembrando que a intenção é de obter o menor número de grupamentos possível.

Determinando a expressão SOP mínima do MK Cada grupo de células contendo 1’s cria um termo produto composto de todas as variáveis que ocorram somente em uma forma (complementada ou não).

Passo 5

Para um mapa com 3 variáveis: a) um grupo com 1 célula produz um termo produto com 3 variáveis b) um grupo com 2 células produz um termo produto com 2 variáveis c)Um grupo com 4 células produz um termo com 1 variável d) um grupo de 8 células produz um valor de 1para a expressão

Para um mapa com 4 variáveis: a) um grupo com 1 célula produz um termo produto com 4 variáveis b) um grupo com 2 células produz um termo produto com 2 variáveis c) um grupo com 4 células produz um termo com 1 variável d) um grupo de 8 células produz um termo com uma variável e) um grupo de 16 células produz um valor de 1 para a expressão

Famílias Lógicas e Magem de Ruído

Famílias Lógicas RTL – Resistor-Transistor Logic DTL – Diode-Transistor Logic ECL – Emmiter-Coupled Logic

Uso da família lógica e grau de obsolescência

Nomeclatura

Complementary Metal–Oxide–Semiconductor logic Consume praticamente nenhuma potência no estado estático (sem mudanças nas entradas) Porta CMOS consome quase nenhuma corrente quando no estado 0 ou 1 Quando porta chaveia corrente é consumida da fonte para carregar a capacitância de saída da porta (consumo dessa corrente varia com frequência de operação – tipicamente controlada pelo clock de operação) Funcionamento em altas frequências VLSI

Ruído

Ruído Eletromagnético Os ruídos são sinais eletromagnéticos que podem interferir em outros sinais propagados (sinal principal) no meio onde o ruído trafega, modificando o sinal principal.

Margem de ruído Ruídos podem se compor com os sinais aplicados na entrada (ou saída) de uma porta lógica e, dependendo de sua intensidade, podem modificar o nível de tensão na entrada (ou saída) de uma porta, e portando seu nível lógico. Porta lõgica Low Noise Margin (LNM) = VILmax - VOLmax High Noise Margin (HNM) = VOHmin - VIHmin

Níveis de tensão na entrada e saída de uma porta TTL VIH VOH VOL VIL VOL(max) V IL(max) Low Noise Margin (LNM) = VILmax - VOLmax High Noise Margin (HNM) = VOHmin - VIHmin Porta lõgica VOH(min) V IH(min)

Margem de Ruído numa porta TTL Low Noise Margin (LNM) = VILmax - VOLmax High Noise Margin (HNM) = VOHmin - VIHmin

Níveis de tensão na entrada e saída de uma porta CMOS operando em 5V

CMOS operam em faixas de tensões maiores que TTL

CMOS operam em faixas de tensões maiores que TTL

Comparação margem de ruído CMOS e TTL

Famílias Lógicas

Famílias Lógicas

Descrição de TTL, ECL, CMOS e Glue Logic

Descrição de TTL, ECL, CMOS e Glue Logic

Descrição de TTL, ECL, CMOS e Glue Logic

Descrição de TTL, ECL, CMOS e Glue Logic

Glossário