Concepção de Circuitos e Sistemas Integrados João Paulo Cunha Bolsa Voluntária/PIBIC Prof. André Augusto Mariano, Ph.D. / Bernardo R. B. A. Leite, Ph.D.

Slides:



Advertisements
Apresentações semelhantes
Díodo Quase sempre ocorrem como elementos parasitas em CIs digitais n
Advertisements

2008 LCG/UFRJ. All rights reserved. 1 Standard Template Library STL Claudio Esperança Paulo Roma Cavalcanti.
Jumir Vieira de Carvalho Júnior Orientador: Cristiano Krug Laboratório de Superfícies e Interfaces Sólidas (LASIS) Laboratório de Implantação Iônica VII.
Lista 3!!!.
Lista 3!!!.
PROJETO DE PESQUISA.
Técnicas e Projeto de Sistemas André Mesquita Rincon Processo de Software Técnico Subsequente – Módulo III.
SISTEMA BINÁRIO Hardware de Computadores. SISTEMA BINÁRIO Hardware de Computadores.
Modelo planetário: errado Elétrons são descritos por meio de funções de onda Mecânica Quântica : probabilidades.
CCS – Centro de Componentes Semicondutores Luiz Carlos Moreira/Jacobus W. Swart ASIC´s – Application Specific Integrated Circuits.
SIMULAÇÃO E ANÁLISE DE TENSÕES RESIDUAIS TÉRMICAS EM CILINDROS Eleir Mundim Bortoleto Cristiano Fernandes Lagatta Roberto Martins de Souza.
Estruturas de Dados para projeto de SGBD. Estruturas de dados analisadas Estruturas de nível Esparso Denso Combinadas Arvore B+ Tabela de hash.
ESTUDOS PARA SISTEMAS CADnD EM PROJETOS INTEGRADOS DE EDIFICAÇÕES - ANÁLISE DE DESEMPENHO DE SISTEMAS CONSTRUTIVOS Mariana Cassilha Stival PIBITI/CNPq.
Classe de condutividade hidráulica
►► outras formas dessa equação:
Prof. Dr. Helder Anibal Hermini
Balanced Scorecard (BSC)
1. Conceitos de Álgebra Booleana 2. Portas Lógicas e Inversores
1. Equivalência entre portas 2. Derivação de expressões booleanas 3
Gustavo Vieira Pereira
Compressão por Hardware
Arquitetura de Computadores I
UFJF/ Galpão Arquitetura
Introdução aos Sistemas de Informação Gerencial Profa. Jiani Cardoso Fundamentos de Sistemas de Informação 02/set/2005.
Conceitos iniciais Hardware/Software
O Fluxo de Testes © Alexandre Vasconcelos
Departamento de Engenharia Elétrica
Serviços Integrados na Arquitetura da Internet Apresentação: Fernando Nadal.
Introdução Software para Laboratórios de Análises Clínicas
Página de entrada A página de entrada, ou a index, representa um convite para o seu site.
Curso de Engenharia Industrial Madeireira – UFPR Prof. Umberto Klock
Prof: Encoder Angular Prof:
Prof: Sensor de temperatura Prof:
Ciência dos Materiais I
Física Quântica Exercícios
TRIBUNAL SUPERIOR DO TRABALHO DIRETORIA-GERAL DE COORDENAÇÃO ADMINISTRATIVA SECRETARIA DE CONTROLE INTERNO O CONTROLE INTERNO NA AVALIAÇÃO DE RESULTADOS.
Sistemas de Tutoria Inteligente (STI) Visam proporcionar instrução de forma adaptada a cada aprendiz. STIs adaptam o processo de instrução a determinadas.
Capítulo I – Conceitos Primários 1.1 – Estrutura de um computador 1.2 – Informações manipuladas por um computador 1.3 – Evolução das linguagens de programação.
Avaliação de direcionadores de Custos - Estudo de Caso Avaliação de direcionadores de Custos - Estudo de Caso Edson de Oliveira Pamplona 1999 OBJETIVO.
TA 733 A – Operações Unitárias II
TA 733 A – Operações Unitárias II
ANÁLISE CUSTO-BENEFÍCIO EMERGÉTICO DE DUAS USINAS HIDRELÉTRICAS DO SUDOESTE DE GOIÁS: UHE Caçu e UHE Barra dos Coqueiros, no rio Claro, afluente do rio.
TA 733 A – Operações Unitárias II
TA 733 A – Operações Unitárias II Transferência de Calor
O TÍTULO DO TRABALHO DEVE SER EM FONTE VERDANA, TAMANHO 66, LETRAS MAIÚSCULAS, EM NEGRITO SOBRENOME, Autor 1., SOBRENOME, Autor 2…., Verdana, 32, negrito,
I – Comunicação – Redes – Física / Enlace Escola Politécnica da USP MBA EPUSP em Gestão e Engenharia do Produto EP018 O Produto Internet e suas Aplicações.
LIDERANÇA.
CONCLUSÕES A apresentação deste poster ocorrerá na I Jornada da ABEAD na Paraíba que acontecerá do dia 03 à 05 de novembro de 2010 no Hotel Caiçara em.
Luciana Maria Gregolin Dias Orientador: Prof. Dr. Marcelo Gomes de Queiroz Tipo de Trabalho: Iniciação Científica.
Trabalho de Formatura Supervisionado – MAC499 Aluno: Danilo Toshiaki Sato Orientador: Marco Dimas Gubitoso Estágio: Mai/2002 – Dez/2003.
TÉCNICAS DE CODIFICAÇÃO DE SINAIS
TÉCNICAS DE CODIFICAÇÃO DE SINAIS
TE 043 CIRCUITOS DE RÁDIO-FREQÜÊNCIA
Introdução à Codificação de Canal Evelio M. G. Fernández
AMPLIFICADORES DE POTÊNCIA TE 054 CIRCUITOS ELETRÔNICOS LINEARES
TE 043 CIRCUITOS DE RÁDIO-FREQÜÊNCIA
Ewaldo Luiz de Mattos Mehl
Departamento de Engenharia Elétrica
Organização de Sistemas de Computadores
Desempenho A rápida taxa de melhoria na tecnologia de computadores veio em decorrência de dois fatores: avanços na tecnologia utilizada na construção.
7. INTEGRAÇÃO NUMÉRICA Parte 1
ESTÁGIO SUPERVISIONADO ELETROBRÁS - PROCEL
PROJETO DE P & D ANEEL /2005 CELESC/UNISUL USO DA TURFA PARA TRATAMENTO DE ÓLEO DE TRANSFORMADORES.
26/05/11 1.
LINGUAGENS DE PROGRAMAÇÃO
04:27 Introdução Tipos de Fluxo de Dados e de Arquivos Manipulação de Arquivos em Java Classes FileReader e FileWriter Classes FileInputStream e FileOutputStream.
Visão Computacional Shape from Shading e Fotométrico Eséreo
Introdução ao controle de robôs
1 Seja o resultado de um experimento aleatório. Suponha que uma forma de onda é associada a cada resultado.A coleção de tais formas de ondas formam um.
8. Uma Função de duas Variáveis Aleatórias
Transcrição da apresentação:

Concepção de Circuitos e Sistemas Integrados João Paulo Cunha Bolsa Voluntária/PIBIC Prof. André Augusto Mariano, Ph.D. / Bernardo R. B. A. Leite, Ph.D. Introdução e objetivos: RFID é um método de identificação eletrônica que usa frequência de rádio para ler/escrever dados em dispositivos chamados tags RFID. As tags obtém energia das ondas incidentes de rádio frequência emitidas da base[1] e podem ser usados em pessoas, animais ou produtos para identificação de forma automática. A meta é projetar um retificador, para uso de tags de circuito RFID de baixo consumo, com 915 MHz usando transistores zero V th. O retificador deverá possuir uma sensibilidade inferior à -15 dBm de potência, ocupando uma superfície de silício menor que 0,025 mm 2. Deverá ser capaz de fornecer uma corrente de até 400 uA para o modo escrita. Método: Um estágio contém geralmente 4 capacitores e cada placa usa uma área considerável de silício. Ele é o elemento crítico em termo de área usada e esta pesquisa visa propor um retificador que usa apenas 2 capacitores. A saída do retificador foi fixada em 1,25V e a entrada em 350mV. O uso de vários estágios possibilita a diminuição da área ocupada pelo capacitor, ao passo que, um retificador com poucos estágios utiliza menos capacitores. Foi determinado, com ajuda de simulações, que para retificadores com menos de 4 estágios não se alcança níveis de tensão superior a 1V. O mínimo de estágios alcançados, portanto, é de quatro estágios. Resultados e discussão : Foi possível projetar um retificador UHF usando a tecnologia de transistor de 130nm de comprimento de canal com zero V th. O uso de transistores com a tecnologia zero V th proporcionou a construção de um retificador que não usa circuito adicional de cancelamento de V th. Os circuitos de cancelamento de V th geralmente utilizam 2 capacitores por estágio para realizar a sua função e cada capacitor ocupa uma área considerada de silício no circuito. Para o retificador projetado nesta pesquisa, foi utilizado 4 estágios com 2 capacitores de 1,6pF por estágio. Cada capacitor ocupa uma área de 0,000795mm 2 no silício, ou seja, para o retificador em questão, há uma área de 0,00631mm 2 ocupada pelos capacitores do circuito. Isso significa também que será economizada a mesma área pela ausência do circuito de cancelamento. Foi obtido, assim, um retificador com área de integração de 0,010432mm 2 (41,73% do limite imposto). O layout do circuito foi implementado usando o conceito de modularidade, facilitando o design para vários estágios. Conclusões: Foi projetado um retificador UHF capaz de fornecer uma corrente de até 400 uA no modo escrita usando uma área de 0,010432mm 2 em silício. Esse valor corresponde a 42% do limite estabelecido para o projeto. Esta pesquisa também mostrou a aplicabilidade de transistores zero V th, onde em retificadores de etiquetas foi possível diminuir significativamente o tamanho do circuito. Referências: [1] Shu-Yi Wong, Chunhong Chen. Power efficient multi-stage CMOS rectifier design for UHF RFID Tags.No VLSI journal. NO.44 (2011) , Março 2011.