A apresentação está carregando. Por favor, espere

A apresentação está carregando. Por favor, espere

Arquitectura de Computadores II Paulo Marques Departamento de Eng. Informática Universidade de Coimbra 2004/2005 8. BUS e Armazenamento.

Apresentações semelhantes


Apresentação em tema: "Arquitectura de Computadores II Paulo Marques Departamento de Eng. Informática Universidade de Coimbra 2004/2005 8. BUS e Armazenamento."— Transcrição da apresentação:

1 Arquitectura de Computadores II Paulo Marques Departamento de Eng. Informática Universidade de Coimbra 2004/ BUS e Armazenamento 8.1. Bus

2 2 Intels Chipset 850 MCH = Memory Controller HUB ICH = I/O Controller HUB

3 3 Existem diversos Buses e Controladores num sistema...

4 4 Transacção num BUS

5 5 Decisões no desenho de um BUS

6 6 Exemplo de dois I/O buses

7 7 Evolução dos barramentos de sistema

8 8 PCI e PCI Express Slots (x1)

9 9 PCI Express (Multiple Lanes – x16)

10 Arquitectura de Computadores II Paulo Marques Departamento de Eng. Informática Universidade de Coimbra 2004/ BUS e Armazenamento 8.2. Armazenamento

11 11 Discos

12 12 Mercado Desktop – Actualmente... dois standards PATA = Parallel ATA SATA = Serial ATA ATA = AT Attachment ATAPI = ATA Packet Interface

13 13 Transferências de Dados O processador tem, de alguma forma, conseguir ordenar as transferências de dados entre os discos e a memória Os comandos ATA representam a especificação dessas ordens de transferência e controlo Modos de transferência: Transferência programada (Modos PIO): o CPU está directamente envolvido nas transferências Transferência directa para memória (Modos DMA e UltraDMA): as transferências de dados são geridas por um controlador especial

14 14 Especificações ATA/ATAPI 16bits dados + 16 bits controlo Cabo de 40/80 condutores BW máxima = 133MB/s

15 15 SATA = Serial ATA Em vez de utilizar um conjunto de condutores paralelos, os comandos e dados são enviados e recebidos em série. Utiliza o mesmo conjunto de comandos (ATA) Largura-de-Banda: 150 MB/s (inicial) Ligação ponto-a-ponto, série (2 pares de cobre) Tensão de funcionamento mais baixa ( 0.6V) Connectores simples (7 pinos) Plug-and-plag (s/ jumpers, configurações master/slave) Hot-Swapable

16 16 Material para ler Computer Architecture: A Quantitative Approach, 3rd Ed. Secções 7.1, 7.2 (discos) e 7.3 R. Monteiro et. al., Tecnologia dos Equipamentos Informáticos, FCA Editora de Informática, Março 2004 Secção (IDE/PATA e SATA) Secção (PCI)

17 17 Algumas coisas que não discutimos... Hypertransport Norma para interligação de dispositivos rápidos que está a ser suportada por toda a gente excepto a Intel (AMD, nVIDIA, Apple, Cisco, Sun, Transmeta, Broadcom, etc.) Bus point-to-point, transmissão série BW = até 22.4GB/s (até 10x mais rápido do que PCI Express) SCSI e SAS (Serial Attached SCSI) SCSI Equivalente ao IDE para servidores SAS Equivalente ao SATA para servidores RAID Redundant Array of Inexpensive Discs Robustez e performance pela junção de vários discos Já estudado na cadeira de Sistemas Operativos


Carregar ppt "Arquitectura de Computadores II Paulo Marques Departamento de Eng. Informática Universidade de Coimbra 2004/2005 8. BUS e Armazenamento."

Apresentações semelhantes


Anúncios Google