Carregar apresentação
A apresentação está carregando. Por favor, espere
PublicouAlice Marcelo Alterado mais de 9 anos atrás
1
Famílias Lógicas TTL (Bipolar): Transistor-Transistor-Logic
74,74L,74H,74S,74LS,74AS,74ALS,74F (Low-Power; High-Speed; Schottky; Advanced; Fast) VCC: +5 V ± 5% ————————————————— CMOS: Complementary Metal-Oxide Semiconductor 4000; 74C (VDD :+3 a +15 V) 74HC; 74AC; (VDD :+2 a +6 V) 74HCT; 74ACT (VDD :+5 V) (CMOS; TTL-compatible)
2
Ciclo de Vida das Famílias Lógicas
3
Gates Básicos INVERTER NAND NOR Por que?
Importante: Ler págs , do livro “Sistemas Digitais” de R. Tocci
4
INTRÍNSECO SEMICONDUTOR
5
SEMICONDUTOR TIPO P
6
SEMICONDUTOR TIPO N
7
DIODO P/N P N ÂNODO CATÔDO
8
FUNCIONAMENTO DO DIODO P/N DE SILÍCIO
ÂNODO CATÔDO + – VB (a) Se VB < +0.6 V (b) Se VB > +0.6 V + – VB + – VB
9
TRANSISTOR BIPOLAR (NPN) P N (B) (E) (C) VC >VE e VBE > 0.6 V
10
FAMÍLIA TTL
11
Níveis de Voltagem e Estados Lógicos p/ TTL
INPUT OUTPUT VHN VLN
12
TTL INVERTER
13
TTL INVERTER INPUT : HIGH
14
TTL INVERTER INPUT : LOW
15
TTL NAND Meu cachorro
16
TTL NOR
17
SAÍDA TTL SAÍDA : LOW DRENA CORRENTE 1.6mA
18
SAÍDA TTL SAÍDA : HIGH FORNECE CORRENTE 10µA
21
TIPOS DE CONFIGURAÇÕES DE SAÍDA TTL
TOTEM-POLE OPEN-COLLECTOR TRI-STATE
22
TOTEM-POLE
23
OPEN-COLLECTOR SIMBOLOGIA PARA UM INVERSOR COM COLETOR ABERTO
24
COM RESISTOR DE “PULL-UP”
OPEN-COLLECTOR COM RESISTOR DE “PULL-UP”
25
APLICAÇÃO COMO “WIRED-AND”
OPEN-COLLECTOR APLICAÇÃO COMO “WIRED-AND”
26
SAÍDAS TOTEM-POLE E CONEXÃO WIRED-AND?
27
APLICAÇÃO COMO “BUFFER/DRIVER”
OPEN-COLLECTOR APLICAÇÃO COMO “BUFFER/DRIVER”
28
TRI-STATE
29
TRISTATE APLICAÇÃO EM BARRAMENTO DE DADOS
30
Simbologia p/ dispositivos c/ saída TRISTATE
31
MOSFETs MOS Field Effect Transistors
32
FAMÍLIA CMOS
33
Níveis de Voltagem e Estados Lógicos p/ CMOS
OUTPUT INPUT VHN VLN
34
CMOS Inverter
35
CMOS NAND
36
CMOS NOR
37
TIPOS DE CONFIGURAÇÕES DE SAÍDA CMOS
PUSH-PULL OPEN-DRAIN TRI-STATE
38
Transmission Gate
39
Níveis de Voltagem e Estados Lógicos
p/ CMOS e TTL
40
tPHL: propagation delay time from HIGH to LOW
tPLH: propagation delay time from LOW to HIGH
41
Gate Power versus Frequency
42
CMOS versus TTL ICs CMOS: consomem uma potência menor do que os TTL
permitem uma maior densidade de integração possuem uma maior imunidade a ruídos elétricos e alta impedância de entrada podem operar numa faixa maior de alimentação têm maiores fan-ins e fan-outs são mais sujeitos a danos por descarga eletrostática suas entradas não podem ser deixadas em aberto não são tão rápidos quanto aos TTLs
43
Encapsulamentos small outline integrated circuit plastic leaded
chip carrier leadless ceramic
44
Tecnologia de Encapsulamento Flip Chip Pin Gate Array: FC PGA
45
Pinagem
46
Dips & Soics
47
Visão em corte
Apresentações semelhantes
© 2024 SlidePlayer.com.br Inc.
All rights reserved.