Circuitos Sequenciais

Slides:



Advertisements
Apresentações semelhantes
Flip-Flops e Dispositivos Correlatos
Advertisements

Contadores e Registradores
Eletrônica Digital Flip-Flops e Registradores de Deslocamento
Sistemas Digitais Projeto RTL – Unidade de Controle
Eletrônica Digital prof. Victory Fernandes
Unidades de Execução e de Controle Sistemas Digitais.
Circuitos Lógicos Sequenciais
MC542 Organização de Computadores Teoria e Prática
MC542 Organização de Computadores Teoria e Prática
Projeto de Circuitos Sequenciais Síncronos
Contadores Digitais.
Análise de Circuitos Sequenciais Síncronos
Circuitos Sequenciais
Flip-Flop J-K.
O FLIP-FLOP Os latches e os flips-flops são os blocos elementares com os quais se constrói a maior parte dos circuitos sequenciais. Um flip-flop é um dispositivo.
O FLIP-FLOP As latches e os flips-flops são os blocos elementares com os quais se constrói a maior parte dos circuitos sequenciais. Um flip-flop é um dispositivo.
O Flip-Flop Mestre/Escravo
1. Circuitos seqüenciais - conceito 2. Flip-flops 3. Registradores 4
Fundamentos de Eletrônica – Circuitos Seqüenciais
Cálculo da Freqüência de Operação do Relógio
Engenharia de Software para Computação Embarcada
Flip-flops SISTEMAS DIGITAIS Prof. Carlos Sêrro
Latches e Flip-Flops GSI008 – Sistemas Digitais
Lógica Seqüêncial Bruno Silvério Costa.
Organização e Arquitetura de Computadores Prof. Bruno Silvério Costa
Circuitos Sequenciais
SISTEMAS DIGITAIS AULA 6 Prof. José Bezerra de Menezes Filho CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DA PARAÍBA DA PARAÍBA.
Aplicações com flip-flops
Capítulo 5: Flip-flops e Registradores
Diagrama de estado ? Exemplo:
Circuitos Integrados Digitais ELT017
prática 7.2: –flip-flop mestre--escravo
FLIP-FLOPS Introdução.
Teste 2: Gabarito1 EA078 - Teste 2: Gabarito 1)Cálculo do “fan-out” da porta NAND 74LS00 Dados do 74LS00 I OH = -0,4mA I OL = 8mA I IH = 20μA I IL = -0,4mA.
FLIP-FLOPs.
Sistemas Digitais Aula 10 GRECO-CIN-UFPE.
LATCHES e FLIP-FLOPs Aula 9 GRECO-CIN-UFPE Como implementar uma célula de memória? Latches e Flip-Flops r n-1 r n-2 r n-3 r n-4 r 0 célula { 0,1} = 1.
Latches e Flip-Flops (2/2)
Lei de Moore O número de transistores num circuito integrado duplica todos os 18 meses. Isto é extremamente relevante porque... as gates são feitas a partir.
Circuitos Sequenciais: Latch e Flip-Flop
Circuitos Digitais Prof. Marcio Cunha Aula 11 – Circuitos Sequenciais: Contadores.
Lógica Programável e VHDL Prof. Marcio Cunha Aula 04 – Projeto de Máquina de Estados.
Lógica Sequencial e Máquina de Estados Finitos
Lógica Programável e VHDL
Prof. Marcio Cunha Aula 13 – Máquina de Estados
Introdução aos Sistemas Digitais
Registros e Contadores
Controlador Lógico Programável CLP ou PLC
Circuitos Digitais Sequenciais – Flip-flops
Projeto de Circuitos Integrados Semidedicados
Interruptores de Potência
Aplicações de Flip-Flops Registradores
Circuitos Sequenciais
DESCENTRALIZAÇÃO Ms. Vera Lúcia Canhoto Gonçalves.
Circuitos Sequenciais
PORTAS LÓGICAS Fábio Roberto Hack Fabrício Fujimura Matheus Mafra
Circuitos Sequenciais
Circuitos Sequenciais
INSTRUMENTAÇÃO ELETRÔNICA
Prof. Marcio Cunha Aula 10 – Circuitos Sequenciais: Flip-Flop’s
Circuitos Sequenciais
Circuitos Sequenciais
Circuitos Sequenciais
Germano Maioli Penello
Circuitos Sequenciais
Registos Registos simples Banco de registos Registos de deslocamento
Contadores Sincronismo - síncronos e assíncronos;
Circuitos Sequenciais
Eletrônica (famílias lógicas)
Flip-Flops, Registradores e Contadores O campo da Eletrônica Digital é basicamente dividido em: Lógica Combinacional Saídas dependentes única e exclusivamente.
Transcrição da apresentação:

Circuitos Sequenciais Flip-Flop JK e Flip-Flop JK Master Slave Circuitos Sequenciais www.ticmania.net www.ticmania.net

1 de 2 FlipFlop JK É uma evolução Flip-Flop rs – que este FF elimina a condição proibida Características: - É sempre síncrono; - Quando J=1 e K=1 o Q e Q’ sofrem uma oscilação contínua Entradas Saídas Estado CLK J K Q Q’ x Qa Qa’ Mem. 1 Reset Set Inversão toggle J liga (= ao S do ff rs) K desliga (= ao R do ff rs) O FF-JK é em tudo semelhante ao FL-RS, a diferença está no estado proibido que passa a ser inversão. www.ticmania.net

Diagrama temporal FlipFlop JK 2 de 2 Diagrama temporal FlipFlop JK J 𝑄 Q CLK K JK www.ticmania.net

Flip-Flop JK Master Slave 1 de 5 Flip-Flop JK Master Slave Características Principal vantagem acaba com a oscilação nas saídas quando J e K são 1 Quando J=1 e K=1 o Q e Q’ NÃO sofrem uma oscilação, uma vez que a transição é muito rápida. Funciona na transição do sinal FF JK MS está em memorização quando o clock está em 0 ou em 1. E é ativado quando há mudança de sinal (de 0 para 1 ou de 1 para 0) Só provoca alteração na saída, quando: Existe uma Transição de subida ou transição positiva ou Existe uma transição de descida ou transição negativa J 𝑄 Q CLK K JKms www.ticmania.net

Flip-Flop JK Master Slave 2 de 5 Flip-Flop JK Master Slave Funcionamento Só altera a saída quando há uma Transição de subida ou transição positiva Transição de subida ou transição positiva J 𝑄 Q CLK K JKms Entradas Saídas Estado CLK J K Q Q’ 0/1 x Qa Qa’ Mem. ˄ 1 Reset Set Inversão toggle Só altera a saída quando há uma Transição de descida ou transição negativa Transição de descida ou transição negativa J 𝑄 Q CLK K JKms www.ticmania.net

3 de 5 Diagrama temporal www.ticmania.net

Circuito lógico 4 de 5 Problemas do FFjkms constituído por FF rs www.ticmania.net

Problemas do FFjkms constituído por FF rs 5 de 5 Problemas do FFjkms constituído por FF rs Provocar o problema Passo 1- Se J=0; K=1; CLK=1 (Neste momento o MESTRE tem o valor de K=1) Passo 2- De seguida, K=0 (O MESTRE continua com o valor de K=1) Passo 3- CLK=0 (O resultado deveria ser MEMÓRIA, uma vez que, J=0 e K=0, no entanto o resultado é Q´ porque foi esse o valor inserido no mestre no passo 1) www.ticmania.net