Carregar apresentação
A apresentação está carregando. Por favor, espere
PublicouLorenzo Carris Alterado mais de 9 anos atrás
1
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações A interligação (pista) esquema representação física
2
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Impacto das interligações
3
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Modelos de pistas Modelo completo Apenas capacidades
4
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Capacidade de uma pista
5
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Capacidade: Modelo das placas paralelas
6
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Permitividade
7
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Capacidades das franjas
8
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Franja versus Placas paralelas
9
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Capacidade entre pistas
10
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Impacto da capacidade entre pistas
11
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Capacidades de pistas (0.25 m CMOS)
12
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Resistência
13
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Resistividade
14
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Lidando com a resistência Escalamento selectivo da tecnologia Melhores materiais redução do comprimento médio das pistas e.g. cobre, silicatos Mais camadas de interconexão redução do comprimento médio das pistas
15
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Polycide Gate MOSFET n + n + SiO 2 Poli-silício Silicato p Conductividade: 8-10 melhor que Poly
16
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Resistência por unidade de área
17
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações O modelo de parâmetros concentrados
18
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações O modelo RC de parâmetros concentrados: o atraso de Elmore
19
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Atraso de Elmore: Cadeia RC
20
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Modelo de pista Assumir: Pista é constituída por N segmentos de igual comprimento Para valores grandes de N:
21
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Linha RC distribuída
22
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Resposta ao impulso de uma pista em função de tempo e distância
23
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Modelos RC
24
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Atacar uma pista RC
25
© Digital Integrated Circuits 2nd (J. Rabaey et al) Interligações Regras aproximadas atrasos rc devem ser apenas considerados se t pRC >> t pgate (porta que alimenta a pista) Lcrit >> t pgate /0.38rc atrasos rc devem ser apenas considerados quando o tempo de subida (descida) à entrada da linha é menor que RC, o tempo de subida (descida) da linha. t rise < RC se esta condição não se verificar, a mudança do sinal é mais lenta que o atraso de propagação da pista
Apresentações semelhantes
© 2024 SlidePlayer.com.br Inc.
All rights reserved.