Fig. 2 Pontos críticos na característica de transferência vo(vi) de um inversor genérico. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos.

Slides:



Advertisements
Apresentações semelhantes
Contadores e Registradores
Advertisements

Parte 3: Compensadores Série:
MATRIZES DE PORTAS PROGRAMÁVEIS NO CAMPO (FPGA)
UNICAMP Universidade Estadual de Campinas Centro Superior de Educação Tecnológica Divisão de Telecomunicações Propagação de Ondas e Antenas Prof.Dr. Leonardo.
Inversor Trifásicos com Três Pernas
Comportamento de um transistor MOS - NMOS
Circuitos Lógicos e Organização de Computadores Capítulo 3 – Tecnologia de Implementação Ricardo Pannain
Portas lógicas
Fundamentos de Electrónica
Fig. 2 (a) Oscilador de Pierce
Fig. 2 Especificação de um filtro passa-baixo: banda de passagem, banda de transição e banda de corte. Ondulação na banda de passagem e atenuação mínima.
Fig. 2 Processo de amostragem de um sinal fs=1/T
Arquitetura e organização de computadores
INSTALAÇÕES ELÉTRICAS I
Fundamentos de Electrónica
Dispositivos lógicos programáveis (DLP)
FAMÍLIAS DE CIRCUITOS INTEGRADOS “CI”
SISTEMAS DE EQUAÇÕES.
Modelos no Domínio do Tempo de Sistemas LTI Contínuos
Concepção de Circuitos Integrados
Circuitos Lógicos Sequenciais
MC542 Organização de Computadores Teoria e Prática
1 Complexidade de Algoritmos Complexidade de pior caso Complexidade de melhor caso de uso bem menos freqüente em algumas situações específicas Complexidade.
DIAGRAMA DE ATIVIDADES
Modelamento do conversor
1 Sabendo-se que os pratos das balanças estão em equilíbrio, você seria capaz de dizer: Quantos quadrados corresponde um círculo ? Dica Mais dicas Elaboração:
Rganização de Computadores Melhorias de Desempenho com Pipelines Capítulo 6 – Patterson & Hennessy Organização de Computadores Melhorias de Desempenho.
CCS - Centro de Componentes Semicondutores
9. Modelos de Alta Freqüência Pequenos Sinais:
Auditoria de Segurança da Informação
Fraction Action FRACÇÕES.
4ª aula - Elementos lógicos e biestáveis
Estrutura do computador
TENSÕES E CORRENTES EM CIRCUITOS TRIFÁSICOS BALANCEADOS Sistemas de potência são alimentados por geradores trifásicos. De maneira ideal, os geradores suprem.
ÁLGEBRA DE CHAVEAMENTO
Introdução à Eletrônica – PSI2223
Inversor Trifásicos com Quatro Pernas Pernas
Introdução à Programação
Transistor de junção bipolar Sedra & Smith, 4a edição, capítulo 4 adaptação – Prof. Corradi
23ª Aula: O Inversor CMOS Ao final desta aula você deverá estar apto a: Entender o princípio de funcionamento de um inversor CMOS Apreciar suas características.
Amplificadores Operacionais
3ª Aula: O Diodo Real sedr42021_0307.jpg
Circuitos Retificadores
Resultantes de Sistemas de Forças Cap. 4
Memórias Digitais Departamento de Engenharia Elétrica – UFRJ
Latches e Flip-Flops GSI008 – Sistemas Digitais
Objetivos Específicos
Relação entre Mintermos, Maxtermos e Tabela Verdade
Engenharia Elétrica ANTENAS E PROPAGAÇÃO Parte 2 Nono Semestre
Salas de Matemática.
MINISTÉRIO DO PLANEJAMENTO Projeto de Lei Orçamentária 2010 Ministro Paulo Bernardo Silva Brasília, 31 de agosto de 2009.
SISTEMAS DIGITAIS ALGEBRA DE BOOLE E SIMPLIFICAÇÃO DE CIRC. LÓGICOS
Conceitos de Lógica Digital
Amauri Oliveira Abril de 2010
1 2 Observa ilustração. Cria um texto. Observa ilustração.
Agenda - Aula 03 Introdução (Computador Digital) Memória
CALENDÁRIO SEXY Ele & Ela. CALENDÁRIO SEXY Ele & Ela.
Rio Verde - Goiás - Brasil
1 Prof. Humberto Pinheiro, Ph.D SISTEMAS DE MODULAÇÃO DPEE-CT-UFSM Modulação Geométrica Conversores Multiníveis Trifásicos com Diodo de Grampeamento.
Automação Industrial Máquinas Elétricas
GINÁSTICA LABORAL UM NOVO CAMINHO.
Circuitos Integrados Digitais ELT017
Fig. 2 (a) Diagrama de Amplitude e (b) diagrama de fase de um filtro passa-alto (um zero em s=0 e um polo em s=wo). Microelectronic Circuits - Sedra/Smith.
Escola Secundária Sebastião da Gama
Electrónica Geral Ano lectivo Carlos Beltrán Almeida Pedro Ramos.
Exemplo 10.4 (pág. 985) O interruptor NMOS da figura foi fabricado numa tecnologia caracterizada por µ n C ox =2,5 µ p C ox =50 µA/V 2, |V t0 |=1 V, 
Circuitos Integrados Digitais ELT017
Circuitos Integrados Digitais ELT017
FLIP-FLOPs.
Disciplina: Circuitos Digitais
Transcrição da apresentação:

Fig. 1 Tempos de propagação e de transição de nível lógico de uma porta lógica NOT. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 2 Pontos críticos na característica de transferência vo(vi) de um inversor genérico. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 3 Tecnologia de fabrico de circuito integrado e famílias lógicas. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 4 Inversor RTL (Resistor Transistor Logic) e correspondente característica de transferência vo(vi) . Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 5 Tempo de comutação entre níveis lógicos num inversor RTL (a) Fig. 5 Tempo de comutação entre níveis lógicos num inversor RTL (a). Tensão de entrada (b), e corrente de colector (c). Na zona toff é retirada a carga acumulada na junção BE durante a saturação do TJB, como o transístor está a comutar para a zona de corte a transição low→high na saída é lenta (d). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 6 A inserção de um segundo TJB em série no circuito utilizado para implementar o inversor permite realizar uma porta lógica NAND dado que vo = A · B . Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 7 A porta lógica NAND em tecnologia DTL (Diode Transistor Logic) Fig. 7 A porta lógica NAND em tecnologia DTL (Diode Transistor Logic). A tensão VBB é usada para facilitar a comutação low→high na saída. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 8 O inversor lógico TTL e a sua característica de transferência vo(vi) . Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 9 Tensões e correntes no inversor TTL quando a entrada é high Fig. 9 Tensões e correntes no inversor TTL quando a entrada é high. Os círculos indicam a sequência da análise do circuito. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 10 Tensões e correntes no inversor TTL quando a entrada é low. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 11 A porta lógica NAND realizada em tecnologia TTL Fig. 11 A porta lógica NAND realizada em tecnologia TTL. A utilização de um transístor de entrada com dois emissores simplifica a implementação do circuito. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 12 Porta lógica NAND usando transístores e díodos de Schottky (STTL). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 13 O inversor NMOS com carga (Q2) de enriquecimento (a) e respectiva característica de transferência vo(vi) (b). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 14 O circuito inversor NMOS com carga de depleção (a) e a sua característica de transferência vo(vi) (b). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 15 O inversor CMOS (a). Característica de transferência vo(vi) do circuito e zonas de funcionamento dos transístores QP e QN (b). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 16 Funcionamento equivalente do inversor CMOS quando a tensão de entrada corresponde ao nível lógico high e quando a tensão de entrada corresponde ao nível lógico low. Em cada caso, os pontos de funcionamento são dados pela intersecção das características i(v) dos transístores QP e QN . Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 17 (a) O circuito inversor CMOS (b) e o seu comportamento equivalente. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 18 O comportamento dinâmico de um inversor CMOS pode aproximar-se por uma carga ou de uma descarga exponencial (b). A figura (d) mostra a parte do circuito que está activa durante a transição high→low, o condensador C representa a capacidade de entrada da porta lógica seguinte. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 19 A realização de portas lógicas em tecnologia CMOS obedece a uma regra dual (complementar), i.e. à inserção de um transístor NMOS em série corresponde a inserção de um transístor PMOS em paralelo e vice-versa. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 20 A inserção de vários transístores em série deve ser compensada pelo aumento, na mesma proporção, da largura dos transístores para manter o equilíbrio dos tempo de comutação da porta lógica. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 21 O interruptor CMOS. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 22 O circuito básico de memória latch e o seu princípio de funcionamento. O estado actual depende do estado anterior ! Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 23 Uma implementação simples de um flip-flop SR usando dois inversores CMOS e dois interruptores NMOS. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 24 Utilização de um flip-flop SR na implementação de uma célula de memória estática SRAM (Static Random Access Memory). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 25 Implementação de uma célula de memória dinâmica DRAM (Dynamic Random Access Memory). Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 26 Organização física e método de endereçamento de uma memória RAM de 2M+N bits a partir de uma matriz de 2M linhas e 2N colunas. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)

Fig. 27 Organização de uma memória ROM (Read Only Memory) de 8 palavras x 4 bits. Microelectronic Circuits - Sedra/Smith (resumo sobre circuitos lógicos)